En la Escuela Politécnica de la Universidad Autónoma de Madrid hemos desarrollado la tarjeta JPS[12,13] (ver figura 2), una entrenadora para las FPGAs de la familia 4000 y Spartan I de Xilinx[8], que se está utilizando en el laboratorio de Estructura y Diseño de Circuitos Digitales. Según la clasificación establecida previamente, es del tipo MML. Para su diseño se ha utilizado el programa Eagle[11], en una máquina corriendo Debian/Sarge.
Al tratarse de hardware libre, están disponibles todos los planos. Algunas de sus ventajas son:
Juan Gonzalez 2003-12-31